当前位置:首页 > 设计 > 正文

设计一个七进制计数器(设计一个七进制计数器 用jk触发器)

怎么设计七进制计数器?

可以用同步4位二进制加法计数器74LS16三输入与非门74LS451共阴七段数码LED显示器来实现七进制的计数器。

要想实现就有两种方法,置零或置数,我用置零法来试试,因为74LS161是有异步置零端,所以需要到0111这个状态后再置零,因为0111这个状态时间很短所以不会进入有效状态。

ls90s 和74ls90s 都被设置为以5为基数,形成一个25的计数器,然后在24上重置为零。假设两块74ls90左右放置,左边设置为第一块,右边设置为第二块。

利用74161构成七进制加法计数器,最大数是6,所以,利用计数到6时,产生置数脉冲,在下一个时钟脉冲时使计数器置数0000,实现回0。逻辑图如下,也是仿真图,图中的数码管你不用画,那是为了显示仿真效果的。

置数法:数据输入端D0、DDD3(D3是高位)接成0011,清零端接高电平,输出端CO接一个非门,再接到置数端,此时的输出就是7进制。

如何用74LS161来实现7进制的计数器?

1、LS161本身是十进制。要实现7进制有两种方法:清零和置数。清零法:将输出端的Q0、QQ2(Q3是高位)通过一个与非门接到清零端,置数端接高电平(数据输入端不用管)。

2、首先,找到一个74LS195芯片,将其J和K输入端子连接,将R和LOAD端子连接至高电平,将CP端子连接至脉冲信号,然后从左至右,从上至下将输出端子连接 底部数字为Q0,Q1,Q2,Q3,见下图。

3、HC161和74LS161都是常用的四位二进制可预置的同步加法计数器,74HC161是CMOS型,74LS161是TTL型。它可以灵活的运用在各种数字电路,以及单片机系统中实现分频器等很多重要的功能。

1.用74LS160同步置数法设计同步7进制计数器

1、用异步清零端设计6进制计数器,显示选用数码管完成。用同步置零设计7进制计数器,显示选用数码管完成。演示电路 74LS160十进制计数器连线图如图1所示。

2、模7计数器,Q3Q2Q1Q0=0000--0110,也就是Q2Q1=11,因此Q2Q1连接一个2输入与非门,门输出连接予加载端,D3D2D1D0均接地即可;74LS1151是什么?我没找到;10110011序列信号是:10110011 10110011 10110011。。

3、这是初始值为1的7进制计数器,利用置数法,计数到7时,将Q2Q1Q0接到与非门,产生一个置数信号加到LD端,而预置数端将D0接VCC,D3D2D1都接到GND。

4、以下是74LS160七进制计数器的状态转换图的绘制方法:将74LS160的二进制计数器状态转换图中的四个状态S0、SSS3按照二进制转换成对应的七进制数,得到状态分别为0、6。

5、LS161好像没有同步置0功能。异步清0只需计数到7时,淸0端有效即可。同步置数是只有有效边沿到来时才置数,7进加法计数器则应是计数到6时同步置数端有效。此时其置数输入端应该接0000。发图片经常发不上来。

求设计一个用74LS161组成的7进加法计数器。(分别用异步清零、同步置零...

首先找到一块74LS195芯片,将其J、K输入端连接到一起,将R、LOAD端连接高电平,将CP端连接脉冲信号,再将输出端从左到右、从上到下编号为Q0、QQQ3,如图所示。

从74LS161功能表功能表中可以知道,当清零端CR=“0”,计数器输出QQQQ0立即为全“0”,这个时候为异步复位功能。

HC161和74LS161都是常用的四位二进制可预置的同步加法计数器,74HC161是CMOS型,74LS161是TTL型。它可以灵活的运用在各种数字电路,以及单片机系统中实现分频器等很多重要的功能。

取消
扫码支持 支付码